Cette thèse porte sur la conception et l’étude de nouveaux mécanismes logiciels destinés à améliorer les performances des objets connectés de prochaine génération, basés sur des puces à mémoire non-volatile (NVRAM). La problématique scientifique est celle de la gestion de la mémoire dynamique, c’est à dire l’allocation et le placement des zones mémoire où seront stockées les données du calcul.
L’entreprise eVaderis, impliquée dans le projet, conçoit des nouveaux types de puces pour lesquelles les techniques actuelles de gestion de la mémoire sont insuffisantes et doivent être repensées.
Les détails et instructions pour candidater sont dans le fichier PDF :